智慧树知到《EDA技术》章节测试答案


A.正确

B.错误

正确答案:错误

54、原理图设计的主要操作有:添加元件、移动元件、添加连线、添加网络名、添加输入/输出端口。

A.正确

B.错误

正确答案:正确

55、在Quartus Ⅱ的主菜单下,执行【Tools】→【Run Simulation Tool】命令,可以进入进行RTL仿真和门级仿真的操作界面。

A.正确

B.错误

正确答案:正确

56、英文“Gate Level Simulation”表示是门级仿真。

A.正确

B.错误

正确答案:正确

57、Nios Ⅱ处理器系列包括了快速的(Nios Ⅱ/f)、经济的(Nios Ⅱ/e)和标准的(Nios Ⅱ/s)三种内核,每种都针对不同的性能范围和成本。

A.正确

B.错误

正确答案:正确

58、在进行管脚锁定时,要想建立变化的I/O资源与特定的芯片管脚编号的联系,包括的步骤有:①变化的I/O资源;②电路结构图;③插座号;④管脚对照表;⑤特定的芯片管脚号。管脚锁定实现步骤的先后顺序为()

A.②①③⑤④

B.①②③④⑤

C.③④①②⑤

D.⑤④③②①

正确答案:①②③④⑤

第三章单元测试

1、比较常用硬件描述语言有()

A.ABEL

B.VHDL

C.Verilog HDL

D.C++

正确答案:ABEL;VHDL;Verilog HDL

2、VHDL对设计的描述具有相对独立性,因此设计者可以不懂硬件的结构,也不必管最终设计的目标器件是什么。

A.正确

B.错误

正确答案:正确

3、对于VHDL的编译器和综合器来说,程序文字的大小写是不加区分的。

A.正确

B.错误

正确答案:正确

4、VHDL作为一种硬件描述语言,其所有语句经过逻辑综合后都会变成对应的硬件电路。

A.正确

B.错误

正确答案:错误

5、下列数制基数表示的文字中表示十六进制数的是()

A.16#E#E1

B.2#1111­()1110#

C.10#16#

正确答案:16#E#E1

6、在下标段的定义中,TO表示数组下标序列由低到高,,而DOWNTO表示数组下标序列由高到低。

A.正确

B.错误

正确答案:正确

7、虽然VHDL仿真器允许变量和信号设置初始值,但在实际应用中,VHDL综合器并不会把这些信息综合进去。

A.正确

B.错误

正确答案:正确

8、从硬件电路系统来看,()相当于当前层次中个模块之间的连线以及上面的值。

A.变量

B.常量

C.信号

正确答案:信号

9、信号的使用和定义范围是实体、进程、子程序、结构体和程序包。

A.正确

B.错误

正确答案:错误

10、STD()LOGIC()VECTOR数据类型的数据对象赋值的原则是:同位宽、同数据类型的矢量间才能进行赋值。

A.正确

B.错误

正确答案:正确

11、由于标准逻辑位数据类型的多值性,在条件语句中,如果未考虑到STD()LOGIC的所有可能的取值情况,综合器可能会插入不希望的锁存器。

A.正确

B.错误

正确答案:正确

12、对于数据类型不同的参量需要进行相互作用和传递时,首先必须进行数据类型的转换,这是因为VHDL是一种强类型语言,要求各种数据类型相同的参量,才能相互作用和传递。


Tag:智慧树EDA技术章节测试 知到EDA技术章节测试 时间:2023-11-28 23:30:19